Universidad Nacional Micaela Bastidas, Licenciada por SUNEDU, por Calidad Educativa y Excelencia Académica
Imagen de OpenLibrary

Circuitos Lógicos Digitales: del diseño al experimento / Javier Vázquez del Real Impreso

Por: Tipo de material: TextoTextoIdioma: Español Bogotá - Colombia Alpha Editorial 2020Edición: Segunda ediciónDescripción: 384 páginas :ilustraciones gráficos byn, cuadros ; 17 x 24 centímetrosISBN:
  • 9789587786743
Tema(s): Clasificación CDD:
  • 621.395 V35 2020
Contenidos:
Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.
Resumen: Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
Valoración
    Valoración media: 0.0 (0 votos)
Existencias
Tipo de ítem Biblioteca actual Signatura topográfica Copia número Estado Código de barras
Libros Libros BIB Especializada de EAP de Ingeniería Informática y Sistemas 621 V38 2020 (Navegar estantería(Abre debajo)) 1 Disponible SK07SEL02014

Incluye datos curriculares del autor

Parte 1 Familias lógicas -- Puertas lógicas TTL -- Puertas lógicas CMOS -- Parte 2.- Lógica combinacional -- Decodificador binario básico de 2 a 4 -- Síntesis óptima de circuitos combinacionales -- Sumador completo, generador de paridad y conversores de código -- Decodificador binario de 2 a 4 con control de polaridad -- Diseño lógico con el multiplexor 74 x 151-- Unidad aritmética de cuatro bits con el 74 x 283 Parte 3.- Lógico secuencial -- Generación de señal de reloj con circuitos astables -- Con
tador módulo 8 con el 74 x 90 -- Segundero con contadores modulares -- Generador de números seudoaleatorios -- Autómatas de estados finitos de Mealy y de Moore -- Biestables asíncronos -- Divisor de frecuencia asíncrono.

Este texto contiene casos de estudio sobre diseño lógico digital que se expone paso a paso en capítulos individuales elaborados a modos de sesiones prácticas.

Sala especializada EAP Ingeniería Informática y sistemas

Texto en español

No hay comentarios en este titulo.

para colocar un comentario.

Contacto

  • facebook-placeholder-for-locate-places-on-maps-2 Av. Garcilazo S/N. Tamburco-Abancay-Apurímac-Perú
  • phone-receiver (51) 083-321945
  • close-envelope bibliotecacentral@unamba.edu.pe